当前位置:
首页> 单时钟同步24进制计数器课程设计报告
单时钟同步24进制计数器课程设计报告
时间:2022-12-21 07:47:30 下载该word文档
1.设计任务
设计目的
>>>>1.了解计数器的组成及工作原理。
2.进一步把握计数器的设计方式和计数器彼此级联的方式。>>>>3.进一步把握各芯片的逻辑功能及利用方式。>>>>4.进一步把握数字系统的制作和布线方式。5.熟悉集成电路的引脚安排。
设计指标
1.以24为一个周期,且具有自动清零功能。2.能显示当前计数状态。
设计要求
1.画出整体设计框图,以说明计数器由哪些相对独立的功能模块组成,标出各个模块之间相互联系,时钟信号传输途径、方向。并以文字对原理作辅助说明。
2.设计各个功能模块的电路图,加上原理说明。
3.选择适合的元器件,利用multisim仿真软件验证、调试各个功能模块的电路,在接线验证时设计、选择适合的输入信号和输出方式,在确信电路充分正确性同时,输入信号和输出方式要便于电路的测试和故障排除。
4.在验证各个功能模块基础上,对整个电路的元器件和布线进行合理布局。
5.打印PCB板,侵蚀,钻孔,插元器件,焊接再就对整个计数器电路进行调试。
2.设计思路与总体框图.
计数器由计数器、译码器、显示器三部份电路组成,再由555按时器组成的多谐振荡器来产生方波,充当计数脉冲来作为计数器的时钟信号,计数结果通过译码器显示。图1所示为计数器的一样结构框图。>>>>>
异步清>>>>>零计
译码驱
十位数>>>>>码显
>>>>>>>>>>>>>>>>>>>>>>>计>>>>数>>>>>>>>>>>>CP脉冲由(555
CR
电路
产生
CP
强制CRCR清零